资深数字IC设计工程师(3D NAND Digital IC Design)
武汉新芯集成电路制造有限公司
- 公司规模:1000-5000人
- 公司性质:国企
- 公司行业:电子技术/半导体/集成电路
职位信息
- 发布日期:2016-11-16
- 工作地点:武汉
- 招聘人数:10人
- 学历要求:本科
- 职位月薪:10000-20000/月
- 职位类别:半导体技术 电路工程师/技术员(模拟/数字)
职位描述
职位描述:
(注意:本岗位的工作地点在武汉)
一)Job Purpose
1. Generate RTL coding in Verilog and VHDL according specification and DFT requirement;
2. Write synthesis scripts and perform the logic synthesis and timing analysis;
3. Write test patterns and perform simulation and regression, and write block descriptions and verification and validation reports;
4. DFT implementation and verification include BSCAN(JTAG)/MBIST/ATPG;
5. Perform backend digital design (logic synthesis, formal check, define design constraints for place & route, perform timing closure, DFT);
6. Work closely with bench validation and characterization team to support successful product release.
二)Job Responsibilty
1. Minimum of 2 years (4 years for BSEE) experience for digital design with Bachelor or Master Degree;
2. Familiar with Cadence front-end design tools: NC-Sim, RTL Compiler, Conformal, etc;
4. Creative thinker with helicopter view, capable of finding an appropriate solution to complex problems,Familiar with embeded Firmware and NFC protocol is a plus;
5. Team player, able to work in a cross-functional-team environment.
举报
分享
(注意:本岗位的工作地点在武汉)
一)Job Purpose
1. Generate RTL coding in Verilog and VHDL according specification and DFT requirement;
2. Write synthesis scripts and perform the logic synthesis and timing analysis;
3. Write test patterns and perform simulation and regression, and write block descriptions and verification and validation reports;
4. DFT implementation and verification include BSCAN(JTAG)/MBIST/ATPG;
5. Perform backend digital design (logic synthesis, formal check, define design constraints for place & route, perform timing closure, DFT);
6. Work closely with bench validation and characterization team to support successful product release.
二)Job Responsibilty
1. Minimum of 2 years (4 years for BSEE) experience for digital design with Bachelor or Master Degree;
2. Familiar with Cadence front-end design tools: NC-Sim, RTL Compiler, Conformal, etc;
4. Creative thinker with helicopter view, capable of finding an appropriate solution to complex problems,Familiar with embeded Firmware and NFC protocol is a plus;
5. Team player, able to work in a cross-functional-team environment.
职能类别: 半导体技术 电路工程师/技术员(模拟/数字)
公司介绍
武汉新芯集成电路制造有限公司(""XMC""),于2006年在武汉成立,是一家先进的集成电路研发与制造企业。武汉新芯专注于先进特色工艺开发,重点发展三维集成技术3DLink、特色存储工艺和数模混合工艺平台,致力于为全球客户提供高品质的创新产品及技术服务。
武汉新芯拥有2座12寸晶圆厂,每座晶圆厂产能可达3万片+/月。
武汉新芯在12寸NOR Flash领域已经积累了十多年的研发和大规模生产制造经验,是中国乃至世界先进的特色存储工艺制造商之一。武汉新芯于2019年推出了业界极具竞争力的50nm Floating Gate NOR Flash工艺平台。武汉新芯同步推出自有品牌SPI NOR Flash产品,致力于为代工客户与终端客户提供高性价比的客制化产品与解决方案。
武汉新芯3DLink?是业界先进的半导体三维集成技术平台,可利用纳米级互连技术将多片晶圆或晶圆与芯片在垂直方向直接连接在一起。该平台包括两片晶圆堆叠技术S-stacking?、多片晶圆堆叠技术M-stacking?和异质集成技术Hi-stacking?等技术类别。武汉新芯3DLink?技术能明显减小芯片面积,实现更短的连接距离,同时可提升连接速度和通道数目,带来高带宽、低延时和低功耗等优势,为传感器、存算一体、高速运算和高带宽存储器等芯片系统提供强大的全套解决方案。
武汉新芯数模混合工艺平台能实现混合信号、射频、嵌入式闪存等灵活的器件组合,可在逻辑、射频、电源、MCU和Pixel(CIS, ToF) 等应用方面为客户提供极具灵活性和成本效益的解决方案。
武汉新芯一直严格遵守质量管控和环境、安全、健康管理体系,并获得汽车行业质量管理体系IATF16949、质量管理体系ISO9001、职业健康安全管理体系ISO45001、环境管理体系ISO14001、有害物质过程管理体系QC080000、索尼绿色伙伴认证SS-00259等国际体系认证。
武汉新芯将整合产业链合作伙伴的资源,并充分利用自身优势,努力为其全球客户提供高性能、高可靠性、低功耗、高性价比的产品和解决方案。
武汉新芯拥有2座12寸晶圆厂,每座晶圆厂产能可达3万片+/月。
武汉新芯在12寸NOR Flash领域已经积累了十多年的研发和大规模生产制造经验,是中国乃至世界先进的特色存储工艺制造商之一。武汉新芯于2019年推出了业界极具竞争力的50nm Floating Gate NOR Flash工艺平台。武汉新芯同步推出自有品牌SPI NOR Flash产品,致力于为代工客户与终端客户提供高性价比的客制化产品与解决方案。
武汉新芯3DLink?是业界先进的半导体三维集成技术平台,可利用纳米级互连技术将多片晶圆或晶圆与芯片在垂直方向直接连接在一起。该平台包括两片晶圆堆叠技术S-stacking?、多片晶圆堆叠技术M-stacking?和异质集成技术Hi-stacking?等技术类别。武汉新芯3DLink?技术能明显减小芯片面积,实现更短的连接距离,同时可提升连接速度和通道数目,带来高带宽、低延时和低功耗等优势,为传感器、存算一体、高速运算和高带宽存储器等芯片系统提供强大的全套解决方案。
武汉新芯数模混合工艺平台能实现混合信号、射频、嵌入式闪存等灵活的器件组合,可在逻辑、射频、电源、MCU和Pixel(CIS, ToF) 等应用方面为客户提供极具灵活性和成本效益的解决方案。
武汉新芯一直严格遵守质量管控和环境、安全、健康管理体系,并获得汽车行业质量管理体系IATF16949、质量管理体系ISO9001、职业健康安全管理体系ISO45001、环境管理体系ISO14001、有害物质过程管理体系QC080000、索尼绿色伙伴认证SS-00259等国际体系认证。
武汉新芯将整合产业链合作伙伴的资源,并充分利用自身优势,努力为其全球客户提供高性能、高可靠性、低功耗、高性价比的产品和解决方案。
联系方式
- 公司地址:东湖新技术开发区高新四路18号