深圳 [切换城市] 深圳招聘深圳电子/电器/半导体/仪器仪表招聘深圳集成电路IC设计/应用工程师招聘

IC设计经理/主管/高级设计工程师

苏州思必驰信息科技有限公司

  • 公司性质:民营公司
  • 公司行业:计算机软件

职位信息

  • 发布日期:2019-04-09
  • 工作地点:上海-徐汇区
  • 招聘人数:2人
  • 工作经验:8-9年经验
  • 学历要求:本科
  • 职位月薪:50-80万/年
  • 职位类别:集成电路IC设计/应用工程师

职位描述

职责描述:

带领团队或作为个体贡献者完成公司领先的语音处理SOC芯片设计,包括但不限于:

- SoC 子系统划分和接口定义

- 模块级设计,RTL编码和验证

- 根据产品规格细化IP需求,寻找并评估第三方IP.

- 定期开展Design reviews 和验证覆盖率分析

- 完成芯片综合, 等效性分析,时序分析,协调后端 APR设计,完成时序收敛, FPGA 验证 和 芯片 bring up

任职资格:

- 硕士毕业,5年以上(设计经理需要8年以上) IC 设计项目经验,或同等经历。

- 熟练掌握和使用Verilog HDL, and matlab/C/C++

- 主导或参与过多个从规格书到netlist的芯片前端设计项目.

- 具有SoC 软硬件协同设计,验证和 bring up的经验

- 具备较强的沟通能力和组织协调能力,结果导向

- 具备以下一项或多项经验将优先考虑:

a) SOC架构设计, 软硬件划分, 多核异构SOC设计

b) 信号处理和计算机算法的硬件实现

c) 熟悉常见的SOC组件, 如 片上总线架构, level 2 cache/Flash Cache, DDR, USB, QSPI Flash booting等

d) 低功耗设计的实战经验, 如 multiple Vt, multiple Vdd, dynamic voltage scaling, 等


Responsibilities:

Lead team and/or work as individual contributor to design and implement the company’s cutting-edge SoCs, includes:

- SoC partitioning and interface definition

- Block level design, RTL coding, and verification

- Specify IP requirements according to product specification, seek and evaluate third party IPs.

- Design reviews and verification coverage analysis

- Run Synthesis, formal check, STA; Coordinating backend design, FPGA emulation and silicon bring up

Qualification:

- MSEE /MSCE with 5+ years(8+ years for manager) experience on IC design, or equivalent

- Strong skill on Verilog HDL, and matlab/C/C++

- Multiple projects experience on IC design from specification to netlist.

- Experience on SoC hardware/software co-design, verification and bring up

- Well organized, strong communication skill, work smart, and result oriented

- Experience on one or more of the following is a plus:

a) Architecture design, partition, and integration of multi-core RISC or DSP

b) Mapping algorithm to RTL for computer arithmetic or signal processing

c) Various SoC components, such as on chip bus architecture, level 2 cache/Flash Cache, DDR, USB, QSPI Flash booting, etc

d) Hands on experience on low power design, such as multiple Vt, multiple Vdd, dynamic voltage scaling, etc.

公司介绍

      思必驰是国内领先的对话式人工智能平台公司,拥有全链路的智能语音语言技术,自主研发新一代人机交互平台(DUI),和人工智能芯片(TH1520);为车联网、IoT及众多行业场景合作伙伴提供自然语言交互解决方案,同时不断丰富后端资源,满足用户多样化需求,沟通万物、打理万事。
思必驰成立于英国剑桥,创始人均来自剑桥大学,2008年回国落户苏州,在深圳、北京、上海设立分公司/研究院,与上海交通大学建立专属人机交互实验室Speech Lab,2017年携手苏州市人民政府成立“思必驰-上海交大苏州人工智能研究院”。
      思必驰拥有知识产权近1300项,其中发明专利700余项,是国际上极少数拥有自主知识产权、中英文综合语音技术(语音识别、语音合成、自然语言理解、智能交互决策、声纹识别、情绪识别等)的公司之一,多次在国际评测中夺得冠军,被列入国家发改委“互联网+”重大工程和人工智能创新发展工程、工信部人工智能与实体经济深度融合创新项目等,累计参与 40余项***行标制定。
思必驰已于2020年8月完成数亿元人民币的Pre-IPO融资,与阿里、腾讯、小米、富士康、联想、OPPO、长虹、顺丰、圆通、龙湖地产等企业达成合作。2017年,思必驰成立人工智能产业基金,目前已投资20+家人工智能及物联网大生态的上下游企业。

联系方式

  • Email:weizhu.xu@aispeech.com