ASIC Design Engineer(X86/SOC)
BJCP直通车项目组1
- 公司规模:500-1000人
- 公司性质:外资(非欧美)
- 公司行业:互联网/电子商务
职位信息
- 发布日期:2019-11-20
- 工作地点:上海
- 招聘人数:3人
- 工作经验:2年经验
- 学历要求:硕士
- 职位月薪:2-3万/月
- 职位类别:高级硬件工程师
职位描述
ASIC Design Engineer(X86/SOC) (北京/上海/西安)
职位描述和要求:
【Responsibilities】
X86 CPU /Chipset/SOC Design development
Timing verification, logic / physical synthesis, formal verification, and etc.
System verification, debugging and performance analyzing
Functional behavior model development;
Function verification vectors development and debugging;
Emulation verification and debugging.
【Requirements】
MS/PHD in Microelectronic, Computer Science, Communication, EE, Automation and related;
Knowledge of digital circuit design, computer system architecture;
Familiar with Verilog/VHDL, and behavior modeling;
Experience with Design tools such as simulator, logic synthesis;
Strong problem solving and debugging skills;
Good English language skill;
Knowledge of X86 architecture is a plus;
Knowledge of C/C++ is a plus;
上海兆芯集成电路有限公司(以下简称“兆芯”)是成立于2013年的国资控股公司,总部位于上海张江,在北京、西安、武汉、深圳等地均设有研发中心和分支机构,公司拥有大批具备硕士、博士学历的专职研发人员。
兆芯是国内领先的芯片设计厂商,同时掌握中央处理器、图形处理器、芯片组三大核心技术,拥有三大核心芯片及相关IP的完全自主设计研发能力,全部研发环节透明可控。
兆芯致力于研发中国自主知识产权的核心处理器芯片。兆芯自主研发的中央处理器基于国际主流的x86指令集,产品性能国内领先,广泛应用于台式机、笔记本、一体机、存储服务器、磁盘阵列、工控整机等多种形态产品的设计生产。
采用兆芯通用CPU的多品牌台式电脑、笔记本电脑均已量产并完全达到成熟产品标准,且兼容性出色,可极大程度避免用户在迁移转换中的障碍。目前,兆芯平台整机已在党政军办公、信息化等国家重点系统和工程中得到积极推广和好评。国家“十二五”科技创新成就展期间,社会各界对兆芯通用CPU及整机、服务器等产品更予以了高度关注和肯定。
在国内全产业链整合方面,兆芯始终保持高度开放的合作态度,与来自芯片制造、封装测试、整机制造、固件开发、操作系统及软件开发、系统集成等环节的国内领军企业均形成密切的合作关系,共同为扩大、完善产业生态不遗余力。
凭借业内领先的性能表现及在相关领域取得的突出成果,兆芯通用CPU屡获殊荣。兆芯自主研发的开先ZX-C系列处理器先后荣获“第18届中国国际工业博览会金奖”、“第十一届(2016年度)中国半导体创新产品和技术”和“2017年度大中华IC设计成就奖”三大奖项;开先KX-6000系列处理器采用16nm工艺,主频达3.0GHz,兼容x86指令集,支持双通道DDR4-3200内存,支持4K视频解码,性能更加出色,一举荣获“第20届中国国际工业博览会金奖”,得到行业高度认可。
目前,兆芯通用CPU软硬件兼容性优秀,生态系统和产业链日趋完备,已可满足绝大多数国家关键领域的办公应用。兆芯将持续发挥自身核心优势,协同产业链伙伴共谋发展,为推动我国信息产业的整体发展不断贡献力量。
职能类别:高级硬件工程师
公司介绍
联系方式
- Email:fiona.ni@51job.com
- 公司地址:地址:span海淀区清华科技园威盛大厦