固核设计工程师
联芯科技有限公司
- 公司规模:150-500人
- 公司性质:国企
- 公司行业:电子技术/半导体/集成电路
职位信息
- 发布日期:2012-08-17
- 工作地点:北京-海淀区
- 招聘人数:1
- 工作经验:一年以上
- 学历要求:硕士
- 语言要求:英语熟练
- 职位类别:软件工程师 高级软件工程师
职位描述
岗位职责
使用verilog语言完成通信基带算法模块设计。
使用verilog语言完成总线接口设计。
使用c语言搭建算法模型,生成测试向量。
在工作站上完成代码的编写、testbench、dc综合等。
完成设计相关文档的编写。
在FPGA上验证算法功能。
任职资格
【教育水平】硕士
【专 业】通信、电子或相关专业
【经 验】有c和verilog编程经验
【能 力】英语6级
公司介绍
联芯科技有限公司(简称“联芯科技”)隶属于大唐电信科技股份有限公司,致力于提供领先的移动终端芯片及解决方案,总部位于上海,在中国的北京、深圳和香港等城市设有研发和服务中心。
联系方式
- 公司地址:地址:span虎踞路