CPU后端工程师
上海赛昉科技有限公司
- 公司规模:50-150人
- 公司性质:外资(欧美)
- 公司行业:电子技术/半导体/集成电路
职位信息
- 发布日期:2021-06-04
- 工作地点:上海-浦东新区
- 招聘人数:若干人
- 工作经验:5-7年经验
- 学历要求:本科
- 职位月薪:2-5万/月
- 职位类别:集成电路IC设计/应用工程师
职位描述
岗位职责:
1、从事CPU的数字后端版图工作,掌握并熟练从RTL/Netlist到GDS的设计流程;
2、负责版图的架构和Floorplan设计;
3、完成芯片后端设计工作:Floorplan, Place and Route,CTS,UPF/CPF验证,ESD检查等;
4、完成STA Closure、Power分析、SI分析,并做面积、时序、功耗优化, 以及Physical Closure;
5、负责完成流片工作以及JDV检查;
6、负责开发、维护物理设计实现的相关Flow。
职位要求:
1、本科及以上学历,5年+数字后端版图 (FP & PR)相关工作经验;
2、有作为负责人的CPU的版图Tape out经验;
3、熟练主流数字后端设计平台工具,具有TCL/Perl等脚本编程经验;
4、完成从RTL/Netlist到GDS signoff的后端设计工作;
5、能够协调和设计人员交互的流程管理;
6、思维积极正向,敢于面对技术挑战。
职能类别:集成电路IC设计/应用工程师
公司介绍
StarFive是基于免费且开放的RISC-V指令集架构的商业化处理器核心IP、开发工具和芯片解决方案的领导者。 在RISC-V开创者和业内资深专家组成的团队领导下,StarFive帮助SoC设计人员缩短产品上市时间,以及通过定制的开放式架构处理器内核降低成本,同时,使系统设计人员能够构建基于RISC-V的定制半导体,从而实现芯片优化。
上海赛昉科技有限公司成立于2018年8月24日,公司基于RISC-V的开源生态并在RISC-V开创者和业内资深专家组成的团队领导下,利用领先的RISC-V内核定制技术和敏捷设计方法,成为具有国内自主可控,有龙头作用的RISC-V解决方案提供商;同时利用自主知识产权针对AI-IOT的关键应用领域,通过平台化、模板化的设计理念,实现垂直领域的核心技术整合,提供相关领域的系列化芯片及其解决方案,创造一种新的商业模式,成为对应领域的技术主导者和芯片与方案的主流供应商。
上海赛昉科技有限公司成立于2018年8月24日,公司基于RISC-V的开源生态并在RISC-V开创者和业内资深专家组成的团队领导下,利用领先的RISC-V内核定制技术和敏捷设计方法,成为具有国内自主可控,有龙头作用的RISC-V解决方案提供商;同时利用自主知识产权针对AI-IOT的关键应用领域,通过平台化、模板化的设计理念,实现垂直领域的核心技术整合,提供相关领域的系列化芯片及其解决方案,创造一种新的商业模式,成为对应领域的技术主导者和芯片与方案的主流供应商。
联系方式
- 公司地址:地址:span佛山市顺德区南国东路9号(中山大学顺德研究院)A区S201室